Ansys Lumerical CHARGE 3D 电荷传输求解器

  CHARGE 建立在有限元漂移扩散方法的基础上,为设计人员提供了正确的工具,用于在有源光电和光子半导体器件中进行全面的电荷传输仿真。

Ansys Clock FX 可变性感知 SoC 时钟抖动分析软件

  Ansys Clock FX 评估 SoC 中的所有时钟路径是否存在由电源噪声变化引起的时钟抖动。

PadsPCB

面向独立工程师,以 PCB 为中心的业界领先的高生产率设计解决方案。可在直观且简单易用的环境中提供原理图设计和 Layout 功能,这对于寻求高价值并经过生产验证的工具的 PCB 设计人员和工程师而言,实可谓理想之选。PADS Standard 非常适用于复杂度较低但成本优先考虑的电路板设计。

Calibre nmOPC

Calibre nmOPC是第三代光学邻近校正(OPC)工具,它扩展了分辨率增强技术(RET)产品的口径库,用于亚65纳米(nm)工艺技术。Calibre nmOPC工具和配套的OPC验证工具Calibre OPCverify以业界最高的性能和最低的拥有成本提供了卓越的模拟精度,开创了计算光刻技术的新时代

Calibre OPCpro

Calibre OPC pro提供复杂IC布局的全芯片光学和工艺校正,以提高产量和工艺自由度。Calibre OPC pro使用面向批量的流程,对布局进行更改,以补偿深亚微米制造过程中固有的光刻变形

Calibre OPCverify

当前的低k1光刻工艺增加了纳米设计中分辨率增强技术(RET)应用的复杂性。由于掩模规则约束、碎片、建模和计量误差等原因,这导致了更高的硅故障率。为了减少错误,在将设计发送给掩模或晶圆制造商之前,需要一个OPC后验证步骤来检测故障

HyperLynx DRC

HyperLynx DRC对影响EMI/EMC、信号完整性和电源完整性的问题执行PCB设计规则检查。它是高度可定制的,允许用户为几乎任何东西创建DRC HyperLynx DRC包含一组核心规则检查,并提供广泛的可定制性。它通过自动化对象模型(AOM)访问数据库对象,并允许对这些对象进行高级几何操作。这提供了对设计数据库的独特访问,并允许开发高度可变的规则检查 有了对VBScript和JavaScript的支持,AOM和DRC编码标准的完整文档,以及内置的脚本调试环境,这个高度可定制的产品通过自动进行规则检查(否则将手动执行)来加快分析速度

Questa Formal基于断言的形式验证工具

利用Questa Formal验证引擎,可以深度穷举分析设计的行为,从而可以探测到响应检查器断言违反的复杂错误和触发条件,发现验证激励的漏洞,提高验证的完备性。 对于关键的控制模块,Questa Formal验证可以确保设计在任何情况下均能正常工作。 其Autocheck 特性无需手动编写任何Assertion,并可以在仿真验证平台准备好之前发现一些设计上的潜在问题,如下图的X态的传播问题。

Questa Covercheck代码覆盖率检查工具

Questa CoverCheck显著提升了实现代码覆盖率收敛的进程。即使在完成完备的仿真验证后,通常仍然会有一些没有被覆盖的代码。Questa CoverCheck可以定位这些问题,帮助使用者决定是否要忽略这段代码或者加强测试环境直至其被测到。

Virtuoso AMS Designer

Cadence® Virtuoso® AMS Designer 是用于模拟、RF、存储器和混合信号SoC的设计和验证的混合信号仿真和验证解决方案。它与Virtuoso全定制环境集成,用于混合信号设计和验证。它还与Cadence Incisive® 功能验证平台集成,用于数字验证环境中的混合信号验证

PSpice Advanced Analysis Option

Cadence® PSpice® Advanced Analysis Option是一款电路仿真软件,使工程师能够创建设计的虚拟原型并最大限度地提高电路性能。它结合了灵敏度、蒙特卡罗、烟雾(应力)分析、参数分析和优化器,以提供扩展的环境,使设计分析超越仿真。PSpice 高级分析选件与核心 PSpice® 仿真引擎结合使用,可最大限度地提高设计性能、良率、成本效益和可靠性。

Sigrity PowerSI

 PowerSI可以为IC封装提供快速准确的通用频域电磁场分析,如S参数、Z参数的模型提取,空间模式下的噪声耦合分析,EMC/EMI分析,谐振模式分析,走线阻抗和耦合检查等。从而有助于解决高速电路设计中日益突出的各种PI和SI问题:如信号和电源网络布线质量的定量分析和耦合分析,电源平面的噪声分布和去耦电容的放置,封装的电磁辐射,封装结构中可能存在的谐振模式,以及走线的整体阻抗检查和耦合分析等。PowerSI可以在布局布线前用于创建PI和SI的布线规范,也可以在布局布线后用于发现或改善潜在的设计风险。

Allegro Design Entry Capture/Capture CIS

Allegro 设计条目捕获和捕获 CIS 将示意图设计应用程序与 CIS 的附加功能集成在一起。CIS 允许设计师搜索、识别和填充首选部件的设计。通过轻松访问公司组件数据库和零件信息,设计师可以减少研究所需零件的时间。

Allegro Package Designer Plus

Allegro Package Designer Plus支持约束驱动、按设计更正的包装基板布局。它支持单模和多模 BGA/LGA 封装设计的全前到后物理实现流程。提供一套强大的包装特定功能,如即时库开发、连接生成/优化、多层线粘合、共同设计、模具堆叠和电视、嵌入式腔、推/推路由、报告和制造输出。

Hyperlynx

HyperLynx 将易用性与自动化工作流程相结合,使主流系统设计人员能够进行高速设计分析。这样可以在设计周期的早期识别和解决问题。HyperLynx可与多种PCB工具配合使用,是任何PCB设计流程的理想补充。

OrCAD Library Builder

OrCAD Library Builder 是一个自动化建立元器件库的解决方案。利用先进的PDF数据提取功能建立原理图符号和PCB封装以及焊盘,减少了传统容易出错的手动操作步骤,在短时间内快速准确的创建器件库。

PADS Standard

■ 易学易用 ■ 经验证的原理图输入和 PCB 设计技术 ■ 准确地处理您所面临的严峻设计问题 ■ 缩短设计时间 ■ 可确保快速启动设计的验证库 ■ 完整的 3D 可视化显示,可避免装配错误和冲突

SolidWorks PCB

SOLIDWORKS® PCB 可提高生产率,使您能够快速设计印刷电路板 (PCB),同时使电气和 3D 机械设计团队之间实现独特的协作。ECAD-MCAD 协作对于电子产品设计的总体成功至关重要,而它在这方面的优势尤为明显。

Sigrity Aurora

Cadence Sigrity Aurora为布局前、设计中、以及布局后的PCB设计提供设计同步信号和电源完整性分析。集成Cadence Allegro的PCB编辑和布线技术,Sigrity Aurora用户能够在设计周期的早期,通过假设分析,设置更精确的设计约束、减少设计迭代。

Altium VAULT

软件说明 Altium Vault 是Altium公司带来独立数据管理方案,也是其骨干要素,他就像是一个集中式且能够保证集成所有数据的储存仓,提供多种选项,为用户提供可靠的数据集成...
返回顶部