Silos VERILOG仿真器

SILOS是一个遵循IEEE-1364-2001标准的Verilog仿真器,它简单易用,为众多IC设计师所推崇。自1986年作为工业标准以来,它强大的交互式调试功能为FPGA、PLD、ASIC和定制数字设计提供了现今最具有成效的设计环境。

HyperFault 混合级别故障仿真器

HyperFault是一个符合Verilog IEEE-1364-2001标准的故障仿真器,用于分析测试矢量的探测故障能力。支持在SDF时序下的门级、行为和开关器件的混合级别故障仿真。

Clarity RLC 电路网表约简

ClarityRLC是一个高效而精准的工具,用于约简所提取的电路连线表中的线性寄生RLC元件。ClarityRLC是基于 散射参数基宏建模法(Scattering-Parameter-Based Macromodeling)和时域法(Time Domain)。

SmartSpice RF

SmartSpice RF执行RF电路的大信号分析找到随时间变化的工作点和若干后续小信号分析来定义指定频率的电路响应SmartSpice RF稳态分析结合频域谐波平衡(HB)和时域射击的方法,以提供现代射频集成电路(RFIC)的快速、准确的仿真。SmartSpice RF能够仿真强迫和自主周期性及准周期性系统,例如放大器、滤波器、检波器、乘法器、混频器、振荡器和开关电容器电路。SmartSpice RF包络分析且其数字调制源库允许RF电路设计师有效地仿真在通信系统中使用的RF电路。 SmartSpice RF结合时域射击(Time-Domain Shooting)和频域稳态谐波平衡(Frequency-Domain Harmonic Balance)方法,提供RF射频集成电路在GHz范围的精确仿真。它使用SPICE和 Spectre网表,在非线性电路中精确有效地仿真谐波失真、互调分量、增益、噪声、振荡器相位噪声等。

PLECS Web-Based Simulation

利用网页仿真(简称:WBS)可以与更多人分享PLECS模型。上边的示例演示了用WBS仿真的降压斩波器。模型可以用PLECS普通使用权限搭建,之后上载到仿真服务器中。这些模型可以通过WBS被嵌入到任何网页上。WBS功能需要开通单独的使用权限。

CR-5000

CR-5000满足现有PCB板设计所需的大部分需求,并不断发展。电路与PCB板整合设计环境CR-5000系列从1994年开始销售,被约3000家需要PCB板设计制造的企业所采用。具有丰富的辅助工具和选购件群一应俱全,用户可以根据其需求,构建可升级的设计环境。并且可以与CR-8000无缝协作。

Micro-Cap

Micro-Cap 12 is an integrated schematic editor and mixed analog/digital simulator that provides an interactive sketch and simulate environment for electronics engineers.

Altera SDK

使用面向开放计算语言 (OpenCL™) 的 Altera® SDK,用户可以抽象出传统的硬件 FPGA 开发流程,采用更快、更高层面的软件开发流程。在基于 x86 的主机上迅速完成 OpenCL 加速器代码仿真,获得详细的优化报告,包括专门的算法流水线相关信息,缩短编译时间,直至得到满意的内核代码结果。利用预先编写的最优 OpenCL 或者 RTL 功能,从主程序调用它们,或者直接从您的 OpenCL 内核调用它们。

SmartView

是Silvaco的图形环境,用于执行模拟,RF,数字和混合信号电路的实时和后仿真波形查看和数据分析。用户可配置的首选项控制,直观的图形用户界面和高级测量库使SmartView成为易于使用和高效的仿真分析环境。

SEDC

SEDC用于电子设计的物料系统同步集成、项目数据管理、流程管理、设计/检查自动化处理、在线设计、在线仿真、PLM集成等。SEDC平台以设计数据为对象,通过整合EDA工具和项目信息管理平台,搭建电子设计数据体验平台,有效解决了电子设计中信息化管理问题,并为电子设计提供了系统化设计解决方案,从而实现了设计规范化、协同化、自动化,并使工程师设计的数据能够快捷高效的使用专业EDA 工具,并有效管理设计数据、检查结果和仿真结果。

XTools(DxDesigner辅助设计管理平台)

xTools是在DxDesigner基础上经过扩展定制开发的原理图和PCB辅助设计管理平台,包含孤立网络查找、Symbol规范性检查、极性电容检查、设计记录、原理图比较、网表比较、网络关联和CBB共用模块电路。通过xTools可实现设计数据标准化、规范化管理,避免人为因素造成的设计数据错误,确保前端设计数据正确性,后端PCB规范化设计;为客户提供原理图、PCB电路模块管理整体解决方案;增强软件功能,提升软件易用性;从而提升设计开发效率,减少设计周期。

EMI Automation

EMI Automation( EMI设计自动化智能检测平台)是在Hyperlynx DRC软件上经过扩展由贝思科尔公司自主定制开发而成的PCB EMI自动化检查平台。EMI Automation由贝思科尔公司自主研发,采用目前流行的面向对象,模块化的建模与开发方法,通过“任务堆栈式管理”的模式,自动处理用户在网页上提交的PCB文件,进行EMI检测,并将检测报告通过电子邮件自动反馈至用户;检测报告通过平台搭配的互动程序,方便快捷地与原设计文档进行交互查看。

KiCad 在线试用

KiCAD 是一款免费、开源的电路设计软件,具有用户友好的界面和强大的功能。它提供了完整的EDA解决方案(包括原理图绘制、PCB设计和布局编辑),并支持多种文件格式,如Gerber文件导出、DXF文件导入等。KiCAD具有丰富的符号和封装库,用户可以很容易地导入自己的库,并使用它们进行电路设计。在KiCAD中,用户可以进行实时设计规则检查和网络检查,同时它也支持多板设计,可以用于更复杂的电路板和系统设计。除此之外,KiCAD还提供了PCB 3D可视化和导出功能,方便用户对PCB设计进行更好的观察和展示。总的来说,KiCAD作为一款开源软件,具有强大的功能和灵活性,可以满足不同用户的需求,并在电路设计领域得到广泛应用。

RelDerating降额设计分析软件

通常元器件有一个最佳降额服务。在此范围内,元器件工作应力的降低对其失效率的下降有显著的改善,设备的设计易于实现,且不必在设备的重量、体积、成本方面付出大的代价。 RelDerating是运通恒达根据GJB/Z 35开发出的降额分析软件。其内嵌了GJB/Z 35的降额准则,同时支持用户自定义的降额准则,降额准则制定简便。 RelDerating主要包括项目管理、基础数据维护、降额分析、数据导出等功能。

Utmost IV器件表征和SPICE建模

基于多年经验的Utmost IV提供一个功能强大且易于使用的工具,用于器件表征和为模拟及RF应用生成精准的紧凑模型、宏观模型和Verilog-A模型。

芯华章全新仿真技术

仿真技术是保证集成电路设计正确性的关键技术之一,芯片设计公司通过软件仿真数字电路的行为,发现并修复问题。芯华章仿真技术基于LLVM的全新架构,突破传统仿真器仅支持单一X86架构的局限,具备灵活的可移植性,可兼容当前主流架构并有助于支持未来多核与异构的大规模计算机处理器结构。

SmartSpice

软件说明 SmartSpice Circuit Simulator Silvaco’s SmartSpice™ is a high performance parallel SPI...

DFM Automation

DFM Automation (DFM设计自动化智能检测平台)是以Valor NPI软件为基础,经扩展开发而成的PCB可制造性(DFM)自动化检测平台。DFM Automation由贝思科尔公司自主研发,采用目前流行的面向对象,模块化的建模与开发方法,通过“任务堆栈式管理”的模式,自动处理用户在网页上提交的PCB文件,进行可制造性检测,并将检测报告通过电子邮件自动反馈至用户;检测报告通过平台搭配的互动程序,方便快捷地与原设计文档进行交互查看。

IBH S5+S7 for Windows

S5和S7控制器的编程系统

MeQLab 跨平台器件建模软件

MeQLab 是一款使用灵活的跨平台半导体器件 SPICE 模型建模软件。 产品自面世以来,经过不断的创新和功能迭代,已经逐步成为众多国内外集成电路制造和设计公司的标准 SPICE 建模工具之一。

返回顶部