FreeMASTER是一个用户友好型实时调试监测器和数据可视化工具,可用于应用开发和信息管理。FreeMASTER支持对正在运行的系统上的变量进行非入侵式监测。您可以在类似于示波器的显示屏上显示多个随时间变化的变量,或以文本的形式查看数据。同时,FreeMASTER支持更多功能和目标,可通过目标上的驱动程序从目标传输数据到主计算机。
GloryBolt强大的分析引擎支持上亿规模单元的大规模设计,同时能准确地提供芯片签核精度的功耗、电流密度、压降、电迁移、可靠性等分析结果。贴近用户使用习惯,能将多种分析数据快速归纳并展示,方便工程师综合评估芯片设计质量并准确优化,加速设计收敛和签核验证。 GloryBolt覆盖从RTL到门级、全芯片、封装和系统的电源完整性分析,能够进行静态和动态电压降分析;瞬态和平均电流、功耗分析;电源/地/信号的电迁移分析;为用户提供丰富的分析报告和可视化界面诊断结果,使设计人员能够优化设计从而满足电源完整性的签核要求,最终满足芯片设计目标。
APM WinMachine is software for automated calculation and design of equipment and structures in mechanical engineering.
Aguda是深圳鸿芯微纳技术有限公司的布局布线工具软件,也是目前国内唯一能够提供完备的数字集成电路物理设计解决方案的国产EDA工具,从Netlist-In 到GDS-Out完整的电子设计自动化流程,涵盖从布局、预布线、布局优化、时钟树综合、时钟树优化、详细布线、顶层集成的全部技术。
Icarus Verilog is a free compiler implementation for the IEEE-1364 Verilog hardware description language.
SDEP 即(Spec-Driven Model Extraction Platform)是一款智能半导体器件模型全自动提取平台。旨在充分利用现代计算机日益强大的算力及优化算法结合并传承器件模型提取经验和知识 Know-how 所建立的智能建模系统。
SDEP 即(Spec-Driven Model Extraction Platform)是一款智能半导体器件模型全自动提取平台。旨在充分利用现代计算机日益强大的算力及优化算法结合并传承器件模型提取经验和知识 Know-how 所建立的智能建模系统。
随着半导体工艺技术节点的日益成熟和复杂,在芯片设计过程中根据需要提供各种复杂的标准单元库。多种库之间的一致性和有效性必须得到保证以消除不必要的设计延迟。 LibWiz为标准单元库不同PVT组合之间的趋势分析提供了一个解决方案,以确保完整性。LibWiz基于分析结果还支持生成芯片设计者所需要的数据手册。此外,LibWiz支持从完全定制的物理布局设计中无缝生成简化版图从而降低设计成本。 标准单元库中包含Verilog HDL、OASIS(GDS-II)、SPICE、Liberty和LEF,确保库中信息的一致性至关重要。LibWiz采用交叉检查方法,在每个单元库中提取常用主要元素并检查库之间的一致性。 LibWiz支持检查所有库的形式语法和语义,还支持顺序过程来检查功能一致性及每个Cell的属性,如面积、管脚列表、管脚属性如管脚方向,时序弧(Timing Arc)等。上述分析结果,LibWiz提供了友好的图形用户界面环境,具有交叉探测功能,并生成html、pdf和txt格式的文件方便检查分析。
GloryBolt强大的分析引擎支持上亿规模单元的大规模设计,同时能准确地提供芯片签核精度的功耗、电流密度、压降、电迁移、可靠性等分析结果。贴近用户使用习惯,能将多种分析数据快速归纳并展示,方便工程师综合评估芯片设计质量并准确优化,加速设计收敛和签核验证。 GloryBolt覆盖从RTL到门级、全芯片、封装和系统的电源完整性分析,能够进行静态和动态电压降分析;瞬态和平均电流、功耗分析;电源/地/信号的电迁移分析;为用户提供丰富的分析报告和可视化界面诊断结果,使设计人员能够优化设计从而满足电源完整性的签核要求,最终满足芯片设计目标。
ME-Pro 是概伦电子自主研发的用于联动集成电路工艺与设计的创新性验证评估平台,为集成电路设计、CAD、工艺开发、SPICE 模型和 PDK 专业从业人员提供了一个共用平台。以 SPICE 模型库作为输入, 支持对半导体器件模型进行仿真分析和验证、对应工艺平台性能评估、 多个工艺平台及多个版本的仿真验证和评估以及工艺 / 器件 / 电路的互动设计等功能。通过非常便捷的软件设定和操作,帮助设计用户更好地挖掘工艺平台的性能和潜能,有效提升电路产品设计竞争力,并有针对性的提供反馈用于改进制造工艺开发。
NanoSpice Giga 是概伦电子自主研发的千兆级晶体管级 SPICE 电路仿真器,通过基于大数据的并行仿真引擎处理十亿以上单元的电路仿真,可以用于各类存储器电路、定制数字电路和全芯片的仿真验证。NanoSpice Giga 采用 True SPICE 精度级仿真引擎确保了先进工艺节点下芯片设计中功耗、漏电、时序、 噪声等的精度要求,并通过先进的并行仿真技术在不降低仿真精度的情况下实现高速电路仿真,因此成为存储器 IP 及芯片设计验证的标准 signoff 仿真器。
Aguda是深圳鸿芯微纳技术有限公司的布局布线工具软件,也是目前国内唯一能够提供完备的数字集成电路物理设计解决方案的国产EDA工具,从Netlist-In 到GDS-Out完整的电子设计自动化流程,涵盖从布局、预布线、布局优化、时钟树综合、时钟树优化、详细布线、顶层集成的全部技术。
QSPICE 可以通过提高仿真速度、功能和可靠性来提高设计效率。
莱迪思ORCAstra™软件是一个基于PC的图形用户界面,允许用户对片上寄存器的控制位进行编程来配置FPGA的运作模式。这可以帮助您快速评估配置选项,而无须经过漫长的重新编译过程,或对电路板作出更改。在图形用户界面中创建的配置可以保存到存储器,重新加载供以后使用。宏功能也可支持基于脚本的配置和测试。图形用户界面也可以用来显示实时的系统状态信息。 ORCAstra软件不干扰FPSC的FPGA部分的编程。
Ngspice is a mixed-level/mixed-signal circuit simulator. Its code is based on three open source software packages: Spice3f5, Cider1b1 and Xspice. It is the open source successor of these venerable packages. Many, many modifications, bug fixes and improvements have been added to the code, yielding a stable and reliable simulator. Therefore, besides being used as a standalone simulator, Ngspice has been incorporated into many projects, see our simulation environments page. Spice3 does not need any introduction, is the most popular circuit simulator. In over 30 years of its life Spice3 has become a de-facto standard for simulating circuits. Cider couples Spice3f5 circuit level simulator to DSIM device simulator to provide greater simulation accuracy of critical devices. DSIM devices are described in terms of their structures and materials. Xspice is an extension to Ngspice that provides code modeling support and simulation of digital components through an embedded event driven algorithm.
Icarus Verilog is a free compiler implementation for the IEEE-1364 Verilog hardware description language.
NI Ultiboard软件通过提供适合PCB布局和布线的灵活环境,帮助学生了解布局过程和工业操作。学生可以从NI Multisim基于SPICE的交互式仿真中获取设计,或者利用焊盘图案中内置NI Ultiboard数据库的部件从头学起。Ultiboard包含许多省时的特性,有助于学生迅速学习和理解PCB的布局过程。例如,借助电子表格查看, 学生可在电路图上将元器件拖放到自己理想的位置。然后,学生可通过“跟我来”布线或绘制线路,对全部的设计网络进行轻松布线。